PCI Express 4.0 Electrical Test Set Up
目前應用最廣泛的PCIE總線已經演進到了第4代,傳輸速率大幅提升到了16Gb/s,測試的要求也有了很大的變化。目前PCIE4.0相關的規范正在完善中,2017年10月,PCIE4.0Base Spec Rev1.0已經正式發布,在PCI-SIG組織的Workshop上已經進行了兩次PCIE4.0 Preliminary Workshop,接下來在2018年4月27日舉行的PCI-SIGWorkshop#105會進行首次PCIE4.0FYI Workshop,這標志這PCIE4.0的CEM規范和測試規范將很快確定下來,預定2018年年底,測試規范和測試方法就會完全確定,
在繼續向下之前,有必要澄清一下PCIE規范和PCIE Workshop的一些術語。
每一代的PCIE規范都包括以下三種:
· Base規范,定義芯片級的PCIE設備的行為特征
· CEM規范,定義板卡級的PCIE設備的行為特征
· Test 規范, 定義依據CEM規范的PCIE設備的具體測試方法
PCIE Workshop上進行的電氣測試,一般分為三種,
· Preliminary workshop,測試設備廠商會根據內部測試流程,測試一些廠商的產品,測試結果不會給廠商,主要目的是測試規范的開發
· FYI Workshop,在FYI workshop上,廠商可以拿到測試結果,但是這個結果還不能作為最終的一致性測試的結果
· Compliance Workshop,這是正式的PCIE一致性測試,如果通過測試,產品就可以加入到PCI-SIG的Integratorlist,是符合PCIE會操作性測試的產品
目前PCIE4.0的CEM規范和測試規范還在制定當中,現在一些業內領先的廠商,都已經在開發相應的PCIE4.0的產品,力科也推出了自己的PCIE4.0測試方案,來協助客戶產品的研發。本篇文章,我們就來解讀一下PCIE4.0測試的新的要求和新的方法。
PCIE4.0新的測試要求
根據目前的測試規范, PCIE4.0物理層測試主要分為4個部分
1. Transmitter test
2. Transmitter Link Equalization test
3. Receiver Link Equalization test
4. PLL test
PCIE4.0物理層測試首要設備是高帶寬實時示波器,具體的帶寬要求是CEM規范規定的,PCIE3.0要求的最低帶寬是:13GHz,對于PCIE4.0,要求的示波器帶寬為:25GHz,對于接收端測試需要的設備是一臺高性能的誤碼儀,速率能否覆蓋PCIE4.0的速率,并且能夠提供PCIE4.0測試所需要的碼型和噪聲。